one wire(单总线)FPGA代码篇

一.引言

        单总线(OneWire)是一种串行通信协议,它允许多个设备通过一个单一的数据线进行通信。这个协议通常用于低速、短距离的数字通信,特别适用于嵌入式系统和传感器网络。

 

二.one wire通信优点缺点

优点:

  1. 单一数据线: 单总线仅需要一根数据线,这极大地简化了硬件连接。设备可以在同一总线上连接,并且通过地址来区分彼此。
  2. 低成本: 单总线协议不需要复杂的硬件,这降低了成本。这使其成为连接多个设备的经济实惠选择。
  3. 数据传输速率: 单总线通常以较低的数据传输速率工作,适用于一些低功耗和简单的应用。
  4. 异步通信: 数据在单总线上传输是异步的,不需要共享时钟信号。这使得它适用于各种设备和微控制器。
  5. 支持供电: 单总线通常支持从总线上获得电源,这对于一些小型设备非常有用。

缺点:

  1. 传输距离有限:由于采用单线传输数据,因此传输距离有限,通常在几米以内。
  2. 抗干扰能力较弱:由于采用单线传输数据,因此容易受到外界干扰的影响,导致数据传输错误。
  3. 扩展性较差:由于采用单线传输数据,因此无法实现多从机的通信,扩展性较差。

三.one wire工作原理

  1. 物理层连接: 单总线通信通常包括一个总线上的主设备和一个或多个从设备。这些设备通过一根物理数据线连接。总线上还可能有一个电源线用于为从设备提供电源。
  2. 数据帧: 通信基于数据帧的传输。一个数据帧通常包括起始位(Start Bit)、数据位、可选的校验位,以及停止位(Stop Bit)。
  3. 数据传输: 数据传输是异步的,没有共享时钟信号。数据通过时间间隔来表示逻辑 0 和逻辑 1。逻辑 0 和逻辑 1通常是通过时间长短来区分的,即短脉冲表示逻辑 0,长脉冲表示逻辑 1。
  4. 设备地址: 每个从设备都有一个唯一的地址,主设备通过发送从设备的地址来选择与之通信的特定设备。
  5. 总线控制: 主设备负责控制总线上的通信。它生成起始条件(Start Condition)和停止条件(Stop Condition)来开始和结束通信。
  6. 时序要求: 单总线通信非常依赖时序。每个位都必须在特定的时间内传输和采样,以确保数据的正确性。
  7. 供电: 一些单总线设备可以从总线上获得电源,这减少了对额外电源线的需求。
  8. 错误处理: 单总线通信通常包括错误检测和纠正机制,以确保数据的完整性。

四.协议简介   

        One Wire总线的通信过程分为三个阶段:

  1. 初始化阶段:主机发送一个复位信号,将总线上的所有设备复位。
  2. 数据传输阶段:主机发送一个时钟信号,从机根据主机的时钟信号逐位发送数据。主机可以接收从机发送的数据,也可以向从机发送数据。
  3. 结束阶段:主机发送一个停止信号,结束通信过程。

复位和应答

写协议

读协议 

 

 五.verilog代码

        代码以状态机的方式展示,根据上图协议我们可以把状态机分成复位脉冲和在线应答脉冲的复位序列、写 0 时隙、写 1 时隙、读时隙等等。

module wb_onewire(  
  input         wb_clk_i,           // 时钟输入  
  input         wb_rst_i,            // 复位输入  
  input  [15:0] wb_dat_i,            // 16位宽的数据输入  
  output [15:0] wb_dat_o,            // 16位宽的数据输出  
  output        wb_ack_o,           // 一拍有效的确认输出  
  input         wb_we_i,             // 一拍有效的写信号输入  
  input         wb_cyc_i,            // 一拍有效的周期信号输入  
  input         wb_stb_i,            // 一拍有效的稳定信号输入  
  
  output [7:0]  onewire_o,           // 8位宽的一线串行总线输出  
  output [7:0]  onewire_oe_o,        // 高表示总线为主机使用,低表示总线为从机使用  
  input  [7:0]  onewire_i            // 8位宽的一线串行总线输入  
);  
  
parameter read_block_enable_opt = 1'b1;   // 读块使能参数,默认为1  
parameter push_1_opt            = 1'b0;   // push 1参数,默认为0  
parameter wb_freq               = 75000000; // 时钟频率参数,默认为75MHz  
  
// 函数定义:计算微秒计数器值  
function [15:0] usec_count;  
input [9:0] usec;  
begin  
  usec_count = (((wb_freq / 1000000) * usec) - 1) & 16'hffff;  
end  
endfunction  
  
reg [2:0]  lun, b;                     // 3位宽的lun和b寄存器  
reg [3:0]  read_bytes;                // 4位宽的读取字节寄存器  
reg [15:0] usec_counter;             // 16位宽的微秒计数器  
reg        rst_bit, usec_counter_run; // 重置位和微秒计数器运行标志位  
reg        wb_ack, rxdone, onewire_i_q; // wb确认、接收完成、onewire输入队列标志位  
reg        usec_counter2_run;        // 第二个微秒计数器运行标志位  
reg [8:0]  usec_counter2;            // 9位宽的第二个微秒计数器  
reg [7:0]  dat, shiftreg, onewire, onewire_oe; // 数据、移位寄存器、onewire数据、onewire使能标志位  
  
assign wb_ack_o     = wb_ack;          // wb确认输出信号  
assign wb_dat_o     = {lun, rst_bit, read_bytes, dat}; // wb数据输出信号  
assign onewire_oe_o  = onewire_oe;      // 一线串行总线使能输出信号  
assign onewire_o     = onewire;        // 一线串行总线输出信号  
  
// 主逻辑块,在时钟上升沿或复位信号上升沿触发  
always @(posedge wb_clk_i or posedge wb_rst_i) begin
  if (wb_rst_i) begin
    state            <= 4'd0 ;
    wb_ack           <= 1'b0 ;
    lun              <= 3'd0 ;
    read_bytes       <= 4'd0 ;
    usec_counter     <= 16'd0;
    usec_counter_run <= 1'b0 ;
    usec_counter2    <= 9'd0 ;
    usec_counter2_run<= 1'b0 ;
    onewire          <= 8'd0 ;
    onewire_oe       <= 8'd0 ;
    rst_bit          <= 1'b0 ;
    dat              <= 8'd0 ;
    shiftreg         <= 8'd0 ;
    b                <= 3'd0 ;
    rxdone           <= 1'b0 ;
    push_done        <= 1'b0 ;
    onewire_i_q      <= 1'b0 ;
  end else begin
    wb_ack      <= 1'b0;
    onewire_i_q <= onewire_i[lun];

    if (usec_counter_run) begin
      if (usec_counter == 16'd0) 
	      usec_counter_run <= 1'b0;
          usec_counter     <= usec_counter - 1'b1;
    end

    if (usec_counter2_run) begin
      if (usec_counter2 == 9'd0) 
	      usec_counter2_run <= 1'b0;
          usec_counter2     <= usec_counter2 - 1'b1;
    end

    if (wb_cyc_i && wb_stb_i && !wb_ack && !wb_we_i) begin
      if (!read_block_enable_opt || (!rst_bit && (rxdone || read_bytes == 4'd0))) begin
        wb_ack <= 1'b1;
        rxdone <= 1'b0;
      end
    end

    case (state)   //代码核心,状态机部分
    4'd0:          //初始化,状态选择
	if (!rxdone && read_bytes != 4'd0) 
	begin
        rst_bit <= 1'b1;
        state   <= 4'd7;
      if (read_bytes >= 4'he) 
	    b <= read_bytes[0] ? 3'd6 : 3'd7;
      end else if (wb_cyc_i && wb_stb_i && !wb_ack && wb_we_i) begin
        wb_ack     <= 1'b1;
        lun        <= wb_dat_i[15:13];
        read_bytes <= wb_dat_i[11:8];
      if (wb_dat_i[12] && wb_dat_i[7]) begin // reset 
        state   <= 4'd1; 
        rst_bit <= 1'b1;
      end else if (wb_dat_i[12] && wb_dat_i[6]) begin // write 1-bit 
        state    <= 4'd5; 
        shiftreg <= wb_dat_i[7:0];
        rst_bit  <= 1'b1;
        b        <= 3'd7; 
      end else if (!wb_dat_i[12]) begin // write 8-bit 
        state    <= 4'd5; 
        shiftreg <= wb_dat_i[7:0];
        rst_bit  <= 1'b1;
      end
    end 

    // Reset states 
    4'd1: 
	begin // 480us low pulse 
      onewire[lun]     <= 1'b0;
      onewire_oe[lun]  <= 1'b1;
      usec_counter     <= usec_count(480);
      usec_counter_run <= 1'b1;
      state            <= 4'd2;
    end
	
    4'd2: 
	if (usec_counter_run == 1'b0) 
	begin // 70us pull up 
      onewire_oe[lun]  <= 1'b0;
      usec_counter     <= usec_count(70);
      usec_counter_run <= 1'b1;
      state            <= 4'd3;
      dat[1]           <= 1'b1;
      push_done        <= 1'b0;
    end
	
    4'd3: 
	if (usec_counter_run == 1'b0) 
	    begin // sample presence, 410us delay 
          if (onewire_i_q == 1'b0) 
	           dat[0] <= 1'b1; 
	      else dat[0] <= 1'b0;
               usec_counter     <= usec_count(410);
               usec_counter_run <= 1'b1;
               onewire_oe[lun]  <= 1'b0;
               onewire[lun]     <= 1'b0;
               state            <= 4'd4;
        end 
	else if (onewire_i_q && !push_1_opt) 
	  dat[1] <= 1'b0;
    else if (!push_done && onewire_i_q && push_1_opt) 
	begin
      dat[1]            <= 1'b0;
      onewire_oe[lun]   <= 1'b1;
      onewire[lun]      <= 1'b1;
      usec_counter2     <= usec_count(2);
      usec_counter2_run <= 1'b1;
      push_done         <= 1'b1;
    end 
	else if (push_done && usec_counter2_run == 1'b0) 
	begin
      onewire_oe[lun] <= 1'b0;
      onewire[lun]    <= 1'b0;
    end 
	
    4'd4: 
	if (usec_counter_run == 1'b0) 
	begin
      state   <= 4'd0;
      rst_bit <= 1'b0;
    end

    // Write state machine 
    4'd5: 
	if (usec_counter_run == 1'b0) 
	begin 
      // Write of 0/1 begins with 6us low (1) or 60us low (0) 
         onewire[lun]    <= 1'b0;
         onewire_oe[lun] <= 1'b1;
      if (shiftreg[0]) 
	     usec_counter <= usec_count(6);
      else usec_counter <= usec_count(60);
         usec_counter_run <= 1'b1;
         state <= 4'd6;
    end
	
    4'd6: 
	if (usec_counter_run == 1'b0) 
	begin 
      onewire[lun] <= 1'b1;
      if (shiftreg[0]) 
	     usec_counter <= usec_count(64);
      else 
	     usec_counter     <= usec_count(10);
         usec_counter_run <= 1'b1;
         shiftreg         <= {onewire_i_q, shiftreg[7:1]}; // right shift 
         b                <= b + 1'b1;
         if (b == 3'd7) 
	          state <= 4'd4; 
	     else state <= 4'd5;
    end

    // Read state machine 
    4'd7: 
	begin
      onewire[lun]     <= 1'b0;
      onewire_oe[lun]  <= 1'b1;
      usec_counter     <= usec_count(6);
      usec_counter_run <= 1'b1;
      state            <= 4'd8;
    end
	
    4'd8: 
	if (usec_counter_run == 1'b0) 
	begin
      onewire_oe[lun]  <= 1'b0;
      usec_counter     <= usec_count(9);
      usec_counter_run <= 1'b1;
      push_done        <= 1'b0;
      state            <= 4'd9;
    end
	
    4'd9: 
	if (usec_counter_run == 1'b0) 
	begin
      shiftreg         <= {onewire_i_q, shiftreg[7:1]};
      usec_counter     <= usec_count(55);
      usec_counter_run <= 1'b1;
      state            <= 4'd10;
      onewire_oe[lun]  <= 1'b0;
      onewire[lun]     <= 1'b0;
    end 
	else if (!push_done && onewire_i_q && push_1_opt) 
	begin
      onewire_oe[lun]   <= 1'b1;
      onewire[lun]      <= 1'b1;
      usec_counter2     <= usec_count(2);
      usec_counter2_run <= 1'b1;
      push_done         <= 1'b1;
    end 
	else if (push_done && usec_counter2_run == 1'b0) 
	begin
      onewire_oe[lun] <= 1'b0;
      onewire[lun] <= 1'b0;
    end
	
    4'd10: 
	if (usec_counter_run == 1'b0) 
	begin
      b <= b + 1'b1;
      if (b == 3'd7) 
	  begin
        dat[7:0] <= shiftreg;
	    if (read_bytes >= 4'he) 
		   read_bytes <= 4'd0;
        else 
		   read_bytes <= read_bytes - 1'b1;
           rxdone     <= 1'b1;
           state      <= 4'd0;
           rst_bit    <= 1'b0;
      end 
	  else 
	     state <= 4'd7;
    end
    endcase
  end
end
endmodule

 六.总结

        在One-Wire协议中,主机和从机通过DQ线进行通信。主机向DQ线发送时钟信号,从机根据时钟信号将数据写入DQ线。主机读取DQ线上的电压变化,从而获取从机发送的数据。由于DQ线上只有一条信号线,因此需要采用特殊的操作来区分数据位和应答位。 

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.mfbz.cn/a/272833.html

如若内容造成侵权/违法违规/事实不符,请联系我们进行投诉反馈qq邮箱809451989@qq.com,一经查实,立即删除!

相关文章

扫描全能王启动鸿蒙原生应用开发,系HarmonyOS NEXT智能扫描领域首批

近期&#xff0c;“鸿蒙合作签约暨扫描全能王鸿蒙原生应用开发启动仪式”&#xff08;简称“签约仪式”&#xff09;正式举行。合合信息与华为达成鸿蒙合作&#xff0c;旗下扫描全能王将基于HarmonyOS NEXT正式启动鸿蒙原生应用开发。据悉&#xff0c;扫描全能王是鸿蒙在智能扫…

TG7050CKN,TG7050SKN ,TG7050CMN,TG7050SMN

爱普生推出的温补晶振型号&#xff1a;TG7050CKN&#xff0c;TG7050SKN &#xff0c;TG7050CMN&#xff0c;TG7050SMN频率范围为 10mhz ~ 54mhz 适用于广泛的频率需求。这几款的特点就是耐高温&#xff0c;温度可达105℃高温&#xff0c;而且都是高稳定性温补晶振&#xff0c;&…

【C++】开源:fast-cpp-csv-parser数据解析库配置使用

&#x1f60f;★,:.☆(&#xffe3;▽&#xffe3;)/$:.★ &#x1f60f; 这篇文章主要介绍fast-cpp-csv-parser数据解析库配置使用。 无专精则不能成&#xff0c;无涉猎则不能通。——梁启超 欢迎来到我的博客&#xff0c;一起学习&#xff0c;共同进步。 喜欢的朋友可以关注一…

钦丰科技(安徽)股份有限公司携卫生级阀门管件盛装亮相2024发酵展

钦丰科技(安徽)股份有限公司携卫生级阀门管件盛装亮相2024济南生物发酵展&#xff01; 展位号&#xff1a;2号馆A65展位 2024第12届国际生物发酵产品与技术装备展览会&#xff08;济南&#xff09;于3月5-7日在山东国际会展中心盛大召开&#xff0c;展会同期将举办30余场高质…

ubuntu22.04搭建RTSP服务器

大致命令如下&#xff1a; git clone --depth 1 gitgithub.com:ZLMediaKit/ZLMediaKit.git sudo apt-get install build-essential sudo apt-get install cmake #除了openssl,其他其实都可以不安装 sudo apt-get install libssl-dev sudo apt-get install libsdl-dev sudo apt…

医院信息化-6 大模型与医疗

之前写了一系列跟医疗信息化相关的内容&#xff0c;其中有提到人工智能&#xff0c;但是写的都是原先的一些AI算法基础上的医疗应用。现在大模型出现的涌现推理能力确实让人惊讶&#xff0c;并且出现可商用化的可能性&#xff0c;因此最近一年关于大模型在医疗的应用也开始出现…

使用ffmpeg实现视频旋转并保持清晰度不变

1 原始视频信息 通过ffmpeg -i命令查看视频基本信息 ffmpeg -i source.mp4 ffmpeg version 6.1-essentials_build-www.gyan.dev Copyright (c) 2000-2023 the FFmpeg developersbuilt with gcc 12.2.0 (Rev10, Built by MSYS2 project)configuration: --enable-gpl --enable-…

智能三维数据虚拟现实电子沙盘

一、概述 易图讯科技&#xff08;www.3dgis.top&#xff09;以大数据、云计算、虚拟现实、物联网、AI等先进技术为支撑&#xff0c;支持高清卫星影像、DEM高程数据、矢量数据、无人机倾斜摄像、BIM模型、点云、城市白模、等高线、标高点等数据融合和切换&#xff0c;智能三维数…

python作业题百度网盘,python作业答案怎么查

大家好&#xff0c;小编来为大家解答以下问题&#xff0c;python作业题百度网盘&#xff0c;python作业答案怎么查&#xff0c;今天让我们一起来看看吧&#xff01; 1 以下代码的输出结果为&#xff1a; alist [1, 2, 3, 4] print(alist.reverse()) print(alist) A.[4, 3, 2, …

根据DCT特征训练CNN

记录一次改代码的挣扎经历&#xff1a; 看了几篇关于DCT频域的深度模型文献&#xff0c;尤其是21年FcaNet&#xff1a;基于DCT 的attention model&#xff0c;咱就是说想试试将我模型的输入改为分组的DCT系数&#xff0c;然后就开始下面的波折了。 第一次尝试&#xf…

在Centos7中利用Shell脚本:实现MySQL的数据备份

目录 自动化备份MySQL 一.备份数据库脚本 1.创建备份目录 2.创建脚本文件 3.新建配置文件&#xff08;连接数据库的配置文件&#xff09; 4.给文件权限(mysql_backup.sh) ​编辑 5.执行命令 (mysql_backup.sh) ​编辑 二.数据库通过备份恢复 1.创建脚…

多维时序 | MATLAB实现SSA-BiLSTM麻雀算法优化双向长短期记忆神经网络多变量时间序列预测

多维时序 | MATLAB实现SSA-BiLSTM麻雀算法优化双向长短期记忆神经网络多变量时间序列预测 目录 多维时序 | MATLAB实现SSA-BiLSTM麻雀算法优化双向长短期记忆神经网络多变量时间序列预测预测效果基本介绍程序设计参考资料 预测效果 基本介绍 1.MATLAB实现SSA-BiLSTM麻雀算法优化…

k8s的二进制部署: 源码包部署

服务器IP软件包k8s--master0120.0.0.61kube-aplserver&#xff0c;kube-controer-manager&#xff0c;kube-scheduler&#xff0c;etcdk8s--master0220.0.0.62kube-controer-manager&#xff0c;kube-schedulernode节点0120.0.0.62kubelet&#xff0c;kube-proxy&#xff0c;et…

第九部分 图论

目录 例 相关概念 握手定理 例1 图的度数列 例 无向图的连通性 无向图的连通度 例2 例3 有向图D如图所示&#xff0c;求 A, A2, A3, A4&#xff0c;并回答诸问题&#xff1a; 中间有几章这里没有写&#xff0c;感兴趣可以自己去学&#xff0c;组合数学跟高中差不多&#xff0c…

目标检测-Two Stage-SPP Net

文章目录 前言一、SPP Net 的网络结构和流程二、SPP的创新点总结 前言 SPP Net&#xff1a;Spatial Pyramid Pooling Net&#xff08;空间金字塔池化网络&#xff09; SPP-Net是出自何凯明教授于2015年发表在IEEE上的论文-《Spatial Pyramid Pooling in Deep ConvolutionalNetw…

设计模式(4)--对象行为(5)--中介者

1. 意图 用一个中介对象来封装一系列的对象交互。 中介者使各对象不需要显式地相互引用&#xff0c;从而使其耦合松散&#xff0c; 而且可以独立地改变它们之间的交互。 2. 四种角色 抽象中介者(Mediator)、具体中介者(Concrete Mediator)、抽象同事(Colleague)、 具体同事(Co…

https密钥认证、上传镜像实验

一、第一台主机通过https密钥对认证 1、安装docker服务 &#xff08;1&#xff09;安装环境依赖包 yum -y install yum-utils device-mapper-persistent-data lvm2 &#xff08;2&#xff09;设置阿里云镜像源 yum-config-manager --add-repo http://mirrors.aliyun.com/do…

时序预测 | Matlab实现SSA-CNN-LSTM麻雀算法优化卷积长短期记忆神经网络时间序列预测

时序预测 | Matlab实现SSA-CNN-LSTM麻雀算法优化卷积长短期记忆神经网络时间序列预测 目录 时序预测 | Matlab实现SSA-CNN-LSTM麻雀算法优化卷积长短期记忆神经网络时间序列预测预测效果基本介绍程序设计参考资料 预测效果 基本介绍 MATLAB实现SSA-CNN-LSTM麻雀算法优化卷积长短…

中伟视界:燃气站的烟火、安全帽、抽烟、打电话检测等AI算法的工作原理详解

人工智能&#xff08;AI&#xff09;技术在各行各业中的应用越来越广泛&#xff0c;燃气站的安全管理也在逐步引入AI算法。本文将详细介绍AI算法在燃气站安全管理中的应用&#xff0c;包括烟火检测、安全帽识别、抽烟、打电话检测等方面的工作原理。 烟火检测是燃气站安全管理中…

Java之网络编程

一、什么是网络编程 在网络通信协议下&#xff0c;不同计算机上运行的程序&#xff0c;可以进行数据传输 二、常见的网络架构 1、B/S &#xff1a;Browser/Server 只需要一个浏览器&#xff0c;用户通过不同的网址&#xff0c;客户访问不同的服务器。 例如&#xff1a;京东&am…
最新文章